MODUL I
LAPORAN AKHIR 1
Percobaan 2
1. Logicstate
2. Logicprobe
3. Inverter
4. OR Gate
5. AND Gate
6. XOR Gate
Seperti pada gambar rangkaian di atas, terdapat gerbang XOR 2-input, AND 3-input, OR 2-input, dan inverter (sebagai inputan komplemen). Input dari rangkaian berupa logicstate, dan outputnya berupa logicprobe.
Rangkaian pertama, input dari B dan D akan masuk ke gerbang XOR, dimana pada gerbang ini akan berlogika 0 jika jumlah dari inputnya genap, sedangkan jika inputnya berjumlah ganjil maka outputnya akan berlogika 1. Input dari A, C', dan D akan masuk ke gerbang AND, dimana pada gerbang ini akan berlogika 1 hanya jika semua inputnya berlogika 1. Kemudian output dari gerbang XOR dan AND akan menjadi input dari gerbang OR, dimana pada gerbang ini akan berlogika 1 jika salah satu inputnya berlogika 1 atau keduanya berlogika 1.
Rangkaian kedua, input dari B dan D akan masuk ke gerbang XOR, dimana pada gerbang ini akan berlogika 0 jika jumlah dari inputnya genap, sedangkan jika inputnya berjumlah ganjil maka outputnya akan berlogika 1. Input dari A, B', dan C akan masuk ke gerbang AND, dimana pada gerbang ini akan berlogika 1 hanya jika semua inputnya berlogika 1. Kemudian output dari gerbang XOR dan AND akan menjadi input dari gerbang OR, dimana pada gerbang ini akan berlogika 1 jika salah satu inputnya berlogika 1 atau keduanya berlogika 1.
1. Bandingkan hasil output yang dihasilkan pada percobaan 2 pada setiap gerbang logika dengan karakteristik setiap gerbang logika dasar yang uda dan rekan2 ketahui, apakah ada perbedaan atau sama? Jelaskan !
2. Analisa dan jelaskan hasil pada percobaan 2 sesuai pada kondisi 7 sampai 9 pada tabel !
2. Analisa dan jelaskan hasil pada percobaan 2 sesuai pada kondisi 7 sampai 9 pada tabel !
Jawab :
1. Hasil output pada percobaan 2 dengan output karakteristik setiap gerbang logika dasar hasilnya sama, karena pada dasarnya rangkaian pada percobaan 2 menggunakan gerbang logika dasar, dimana :
a. Gerbang XOR
- Output berlogika 0 jika jumlah inputnya genap.
- Output berlogika 1 jika jumlah inputnya ganjil.
b. Gerbang AND
- Output berlogika 0 jika semua atau salah satu inputnya berlogika 0.
- Output berlogika 1 jika semua inputnya berlogika 1.
c. Gerbang OR
- Output berlogika 0 jika semua inputnya berlogika 0.
- Output berlogika 1 jika semua atau salah satu inputnya berlogika 1.
Contohnya : saat input ABCD berlogika 0000, maka output dari gerbang XOR dan AND adalah 0, kemudian hasil dari output ini akan menjadi input bagi gerbang OR, maka output dari rangkaian adalah 0, sesuai dengan tabel kebenaran masing-masing gerbang logika.
2. Analisa percobaan 2 pada kondisi 7-9 :
Kondisi 7 : ABCD = 0110
- Rangkaian 1 :
Input dari B (1) dan D (0) akan masuk ke gerbang XOR, karena inputnya berjumlah ganjil maka outputnya berlogika 1. Input dari A (0), C' (0), dan D (0) akan masuk ke gerbang AND, karena semua inputnya berlogika 0 maka outputnya berlogika 0. Kemudian output dari gerbang XOR (1) dan AND (0) akan menjadi input dari gerbang OR, karena ada input yang berlogika 1 maka outputnya berlogika 1.
- Rangkaian 2 :
Input dari B (1) dan D (0) akan masuk ke gerbang XOR, karena inputnya berjumlah ganjil maka outputnya berlogika 1. Input dari A (0), B' (0), dan C (1) akan masuk ke gerbang AND, karena semua inputnya tidak berlogika 1 maka outputnya berlogika 0. Kemudian output dari gerbang XOR (1) dan AND (0) akan menjadi input dari gerbang OR, karena ada input yang berlogika 1 maka outputnya berlogika 1.
Kondisi 8 : ABCD = 1110
- Rangkaian 1 :
Input dari B (1) dan D (0) akan masuk ke gerbang XOR, karena inputnya berjumlah ganjil maka outputnya berlogika 1. Input dari A (1), C' (0), dan D (0) akan masuk ke gerbang AND, karena semua inputnya tidak berlogika 1 maka outputnya berlogika 0. Kemudian output dari gerbang XOR (1) dan AND (0) akan menjadi input dari gerbang OR, karena ada input yang berlogika 1 maka outputnya berlogika 1.
- Rangkaian 2 :
Input dari B (1) dan D (0) akan masuk ke gerbang XOR, karena inputnya berjumlah ganjil maka outputnya berlogika 1. Input dari A (1), B' (0), dan C (1) akan masuk ke gerbang AND, karena salah satu inputnya berlogika 0 maka outputnya berlogika 0. Kemudian output dari gerbang XOR (1) dan AND (0) akan menjadi input dari gerbang OR, karena ada input yang berlogika 1 maka outputnya berlogika 1.
Kondisi 9 : ABCD = 0001
- Rangkaian 1 :
Input dari B (0) dan D (1) akan masuk ke gerbang XOR, karena inputnya berjumlah ganjil maka outputnya berlogika 1. Input dari A (0), C' (1), dan D (1) akan masuk ke gerbang AND, karena salah satu inputnya berlogika 0 maka outputnya berlogika 0. Kemudian output dari gerbang XOR (1) dan AND (0) akan menjadi input dari gerbang OR, karena ada input yang berlogika 1 maka outputnya berlogika 1.
- Rangkaian 2 :
Input dari B (0) dan D (1) akan masuk ke gerbang XOR, karena inputnya berjumlah ganjil maka outputnya berlogika 1. Input dari A (0), B' (1), dan C (0) akan masuk ke gerbang AND, karena semua inputnya tidak berlogika 1 maka outputnya berlogika 0. Kemudian output dari gerbang XOR (1) dan AND (0) akan menjadi input dari gerbang OR, karena ada input yang berlogika 1 maka outputnya berlogika 1.
No comments:
Post a Comment